• <button id="3m49y"><acronym id="3m49y"></acronym></button>

  • <tbody id="3m49y"></tbody>
  • <em id="3m49y"></em>

    用戶名: 密碼: 驗證碼:

    ClariPhy 于OFCNFOEC 2009推出采用MLSE技術的10Gbps CDR

    摘要:ClariPhy公司在OFC/NFOEC 2009上宣布推出帶有最大可能序列估計(MLSE)的10Gbps時鐘和數據恢復(CDR)集成電路(IC),型號為CL1012。

    單芯片CMOS CDR10G EDC開啟新的里程碑

             ClariPhy公司在OFC/NFOEC 2009上宣布推出帶有最大可能序列估計(MLSE)的10Gbps時鐘和數據恢復(CDR)集成電路(IC),型號為CL1012。

    10Gbps CDR是一款全數字單芯片CMOS IC,其新功率和新性能將為光纖通訊網絡內部修復——電子色散補償(EDC)開啟一座新的里程碑。

    這款CL1012 CDR采用65 nm CMOS工藝,以及10×10 mm2 flip chip BGA封裝,運行速率從9.9 11.4 Gb/s,容忍±4,000 ps/nmCD,差分群延遲為100 ps。CL1012主要應用包括300 pin MSA轉發器和XFP收發器。

    MLSE又被稱為最大似然序列檢測,是理論上最優的EDC架構之一,該理論通過評估一個接收數據的樣本序列,來判斷最有可能的發射序列。MLSE通常被用在低速通訊領域,如硬盤驅動和聲帶調制。

    目前只有專門研制高速通信IC的無晶圓半導體設計公司ClariPhyMLSE技術應用到10Gbps速率的CMOS芯片中,因此,在融合了CMOS的低成本和功率優勢的同時,也獲得了最高性能。

       受到帶寬需求加速增長的驅動,運營商將在牢牢控制成本的前提下,不得不從已鋪設光纖網絡中擠出更多的容量。”Ovum副總裁Daryl Inniss表示,MLSE被認為是一種極有價值的新興EDC技術,加上低功耗和低成本的優勢,非常有潛力在電信領域大展身手。

    (信息來源:光電新聞網)

    內容來自:訊石光通訊咨詢網
    本文地址:http://www.537mt.com//Site/CN/News/2009/03/24/20090324022728634250.htm 轉載請保留文章出處
    關鍵字: ClariPhy OFC/NFOEC 2009 10Gbps CDR
    文章標題:ClariPhy 于OFCNFOEC 2009推出采用MLSE技術的10Gbps CDR
    【加入收藏夾】  【推薦給好友】 
    免責聲明:凡本網注明“訊石光通訊咨詢網”的所有作品,版權均屬于光通訊咨詢網,未經本網授權不得轉載、摘編或利用其它方式使用上述作品。 已經本網授權使用作品的,應在授權范圍內使用,反上述聲明者,本網將追究其相關法律責任。
    ※我們誠邀媒體同行合作! 聯系方式:訊石光通訊咨詢網新聞中心 電話:0755-82960080-188   debison
    自拍偷拍亚洲无码中文字幕,高清无码三区四区,人妻无码免费视频一区,日韩高清无码种子