• <button id="3m49y"><acronym id="3m49y"></acronym></button>

  • <tbody id="3m49y"></tbody>
  • <em id="3m49y"></em>

    用戶名: 密碼: 驗證碼:

    安華高用40nm CMOS工藝實現25G SerDes

    摘要:安華高宣布,已經用40nm CMOS工藝技術實現25Gbps的SerDes。Avago SerDes內核的主要特點在于采用獨特的判斷反饋均衡(DFE, Decision Feedback Equalization)技術,帶來更低的總體功耗和同類產品中最佳的數據延遲、抗噪能力、抖動和串擾表現。
           Avago Technologies(安華高科技)日前宣布,已經用40nm CMOS工藝技術實現25Gbps的SerDes。Avago SerDes內核的主要特點在于采用獨特的判斷反饋均衡(DFE, Decision Feedback Equalization)技術,帶來更低的總體功耗和同類產品中最佳的數據延遲、抗噪能力、抖動和串擾表現。由于Avago采用了模塊化和多速率結構,它的SerDes內核具有非常高的集成度,容易實現數百個通道的設計。

          Avago豐富廣泛的SerDes產品非常適合光纖、銅纜和背板應用,并支持PCI Express、光纖通道、XAUI、CEI-11G、10GBASE-KR和SFI等標準。

           目前Avago SerDes的出貨總通道數已經超過九千五百萬,Avago在提供高可靠性且高性能的ASIC產品上擁有輝煌的紀錄,并通過超過30年的設計經驗、成熟領先的階層式設計方法以及涵蓋多重標準的知識產權,形成提供網絡連線、計算和存儲應用功能復雜ASIC產品的成功基礎。
    內容來自:光波通信
    本文地址:http://www.537mt.com//Site/CN/News/2010/02/26/20100226082426332750.htm 轉載請保留文章出處
    關鍵字: 安華高 CMOS工藝 SerDesy
    文章標題:安華高用40nm CMOS工藝實現25G SerDes
    【加入收藏夾】  【推薦給好友】 
    免責聲明:凡本網注明“訊石光通訊咨詢網”的所有作品,版權均屬于光通訊咨詢網,未經本網授權不得轉載、摘編或利用其它方式使用上述作品。 已經本網授權使用作品的,應在授權范圍內使用,反上述聲明者,本網將追究其相關法律責任。
    ※我們誠邀媒體同行合作! 聯系方式:訊石光通訊咨詢網新聞中心 電話:0755-82960080-188   debison
    自拍偷拍亚洲无码中文字幕,高清无码三区四区,人妻无码免费视频一区,日韩高清无码种子